تخفيض الطاقة المستهلكة في معالج CMOS CISC عبر تخفيض الانتقالات بين 0 و1 في وحدة التحكم

المؤلفون

  • محمد أيمن نعال
  • عامر بوشي
  • تولاي عبدالقادر شاهين

الكلمات المفتاحية:

معالج CISC
استهلاك الطاقة
الانتقالات
التعليمات
الدارات التركيبية

الملخص

استهلاك الطاقة مهمٌّ جدًّا في التصميم الرقمي. تستخدم العديد من الأجهزة المحمولة البطارية كمصدر للطاقة، مثل الهواتف المحمولة وأجهزة الكمبيوتر المحمولة والأجهزة الطبية ذات الاستخدام الشخصي.

تم تطوير عدد من التقنيات لتصميم معالج منخفض الطاقة، مثل بوابة الساعة (clock gate)، وبوابة الطاقة (power gate)، وإعادة التصميم المعماري لأجزاء المعالج. أحد العوامل المهمة في استهلاك الطاقة في الدارات المنطقية المصنَّعة بتقنيَّة CMOS هو معدَّل التبديل بين 0 و1. يقدِّم هذا البحث تصميمًا جديدًا لوحدة التحكم يخفض من استهلاك الطاقة في المعالج. لتحقيق هذا الهدف، تم إجراء دراسة عميقة لتصميم إشارات التحكم الناتجة عن فكِّ شيفرة التعليمة لمجموعة تعليمات لغة التجميع x86. نتج عن هذه الدراسة تخفيض الانتقالات بين 0 و1 في الإشارات الناتجة عن وحدة التحكم خلال تنفيذ التعليمات المتتالية للبرنامج، البنية الجديدة لوحدة التحكم أعطت توفيرًا في الطاقة المستهلكة وصل إلى نسبة 7.81%.

السير الشخصية للمؤلفين

محمد أيمن نعال

كلية الهندسة الكهربائية والإلكترونية || جامعة حلب || سوريا

عامر بوشي

كلية الهندسة الكهربائية والإلكترونية || جامعة حلب || سوريا

تولاي عبدالقادر شاهين

كلية الهندسة الكهربائية والإلكترونية || جامعة حلب || سوريا

التنزيلات

منشور

2022-06-30

كيفية الاقتباس

1.
نعال مأ, بوشي ع, شاهين تع. تخفيض الطاقة المستهلكة في معالج CMOS CISC عبر تخفيض الانتقالات بين 0 و1 في وحدة التحكم. jesit [انترنت]. 30 يونيو، 2022 [وثق 18 أغسطس، 2022];6(4):1-27. موجود في: https://journals.ajsrp.com/index.php/jesit/article/view/5275

إصدار

القسم

المقالات